EDAソフトウェアの比較

このページは、今日ほぼすべての電子機器の設計に使用されている電子設計自動化(EDA)ソフトウェアの比較です。現代の電子機器は複雑すぎて、コンピュータの助けなしには設計できません。電子機器は、集積回路(IC)、集​​積回路基板、プリント回路基板(PCB)、フィールドプログラマブルゲートアレイ(FPGA)、またはこれらの組み合わせで構成されます。集積回路は、デジタル回路とアナログ回路の組み合わせで構成される場合があります。これらの回路には、トランジスタ、抵抗、コンデンサ、またはアナログニューラルネットワーク、アンテナ、ヒューズなどの特殊部品の組み合わせが含まれる場合があります。

これらの電子デバイスの設計は、一般的に高レベルから低レベルへと抽象化が進められます。FPGAの場合、低レベル記述はゲートアレイに書き込まれるバイナリファイルで構成され、集積回路やプリント基板の場合、低レベル記述はファウンドリ内でリソグラフィに使用されるマスクを記述したレイアウトファイルで構成されます。

各設計ステップには専用のツールが必要であり、これらのツールの多くは複数の種類の電子回路の設計に使用できます。例えば、高位デジタル合成用のプログラムは通常、ICのデジタル設計とFPGAのプログラミングの両方に使用できます。同様に、回路図キャプチャとアナログシミュレーション用のツールは、通常、アナログIC設計とPCB設計の両方に使用できます。

たとえば集積回路(IC)の場合、今日では 1 つのチップに 200 億個を超えるトランジスタが含まれ、原則としてチップ内のすべてのトランジスタが意図したとおりに動作する必要があります。 1 つのVLSIマスク セットのコストは最大で 1,000 万~ 1 億ドルにもなるため、試行錯誤のアプローチは経済的に実行可能ではありません。 設計ミスのリスクを最小限に抑えるため、設計フローは高度に自動化されています。 EDA ソフトウェアは設計プロセスのすべてのステップで設計者を支援し、すべての設計ステップには徹底的なテスト段階が伴います。 エラーは、Pentium FDIV 浮動小数点ユニットのバグのように高レベルのコードにすでに存在している場合もあれば、配線の欠落やタイミング違反のように物理合成の段階まで遡って挿入される場合もあります。

独自のEDAソフトウェアの比較

IC設計向けの主流EDAソフトウェアバンドル

集積回路(IC) 設計用の電子設計自動化(EDA) ソフトウェアの世界は、それぞれ 42 億米ドル、30 億米ドル、13 億米ドルの収益を誇る SynopsysCadence Design SystemsSiemens EDA (旧 Mentor Graphics、2017 年にSiemensが買収) の 3 つのベンダーによって支配されています。

これらのベンダーは、HDL 合成から物理合成および検証まで、IC 設計の全範囲をカバーできるソフトウェア バンドルを提供しています。

IC 設計用の EDA ソフトウェアの開発は、テクノロジー ノードの開発と密接に関係しています。特定の半導体ファウンドリのプロパティ (トランジスタ モデル、物理的特性、設計ルールなど) は、通常、1 社以上の EDA ベンダー独自のファイル形式でエンコードされています。このファイル セットがプロセス設計キット(PDK) を構成し、通常はファウンドリと EDA ベンダーの共同作業として開発されます。したがって、ファウンドリは通常、特定の 1 つの EDA バンドルにのみ互換性のある PDK をリリースします。PDK 内に含まれる情報は通常、機密情報とみなされます。したがって、PDK は通常、秘密保持契約(NDA) によって保護されており、不完全な形式または暗号化された形式で設計者に配布される場合があります。

電気シミュレーション(アナログ/ミックスシグナル/電磁気)用の独自ソフトウェア

アプリケーションと開発者 プラットフォーム 最新リリース 回路図シミュレーションPCB編集? ユーザーインターフェース言語 輸入品 輸出 スクリプトサポート
バージョン日付
Keysight EEsof EDA による高度な設計システムPOSIX [ 1 ]2019年[ 2 ]2018年11月15日 いいえ はい、フルウェーブ電磁界シミュレーションとネットリストシミュレーション はい エンHSPICE、SPICE、Spectre ネットリスト、GerberExcellonODB++、アートワークなど HSPICE、SPICE、Spectre ネットリスト、Gerber、Excellon、ODB++、アートワークなど Python、アプリケーション拡張言語(独自仕様、「AEL」)
ウィンドウズ[ 1 ]
SuSE [ 1 ]
RHEL [ 1 ]
ロジックデザインによる CircuitLogixウィンドウズ 10 2019年1月 いいえ はい、ネットリストシミュレーション(アナログとデジタル) はい エンSPICEネットリストとモデル形式 SPICE、PDF、ガーバー、DXF
Analog DevicesLTspice (無料) Windows、macOS、ワイン 26.0.1 2026年1月14日 はい はい、ネットリストシミュレーション(アナログ) いいえ エンネットリスト ネットリスト
マイクロキャップ(無料、使用期限切れ) ウィンドウズ 12.2.0.5 2021年6月17日(サポート終了) はい はい、ネットリストシミュレーション(アナログとデジタル) いいえ en , jpHSPICE、PSPICE、SPICE3、ネットリスト、画像、IBIS、Touchstone SPICE テキストファイル、ネットリスト、BOM、Protel、Accel、OrCad、PADS ネットリスト、回路図および解析プロット画像、数値出力テキスト、Excel
ワイン
TINA-TI(無料) Windows、Linux、Mac OS、Android 12.0 2019-12 はい はい いいえ 23 言語 ( endefres、その他 19 言語) XML、PSpiceネットリスト、(.CIR) XML、PSpiceネットリスト、(.CIR)

これらのうち、LTSpice、TINA-TI、Micro-capはSPICEをベースにした無料のプロプライエタリアプリケーションです。Micro-Capは、親会社であるSpectrum Softwareが閉鎖された2019年7月にフリーウェアとしてリリースされましたが、LTSpiceは長らく無料でした。

PCB設計用独自ソフトウェアの比較

アプリケーションと開発者 プラットフォーム 最新リリース 回路図シミュレーションPCB編集? ユーザーインターフェース言語 輸入品 輸出 スクリプトサポート
バージョン日付
AltiumのAltium Designer (旧 Protel) (Altium Develop および Altium Agile に含まれる) ウィンドウズ 24.10.1 [ 3 ]2024年10月10日 はい はい はい 多言語対応 OrCAD、Allegro、PADS Logic、PADS PCB、Expedition、DxDesigner、EAGLE、P-CAD、Gerber、STEP、Solidworks、IDF、Zuken、その他 3D PDF、Gerber、Gerber X2、ピックアンドプレースCSV、Excellon、ODB++、IPC-2581、D356、DXF、STEP、Parasolid、EDBなど デルファイ、JS、VB
ワイン
CADSTAR、ボードデザイナー、図研のVisulaウィンドウズ 2022.0 2022年8月31日 はい はい、SIとPI はい エンPADS、OrCAD、P-CAD、Protel、DXF、IDF PDF、Gerber、Excellon、ODB++、DXF、IDFなど COM、マクロ
AltiumCircuitMakerウィンドウズ 2 2021-07 はい いいえ はい エン最終バージョン (1.3) 以降にインポーターが削除されました ガーバー、エクセロン、DXF、STEP、PDF なし
ワイン
図研CR-5000POSIX13 2011年5月17日 はい はい、SIとPI はい en , jpEDIF、DXF、IGES、IDF、BSDL、STEP、ACIS、ガーバー、Excellon、その他 PDF、ガーバー、Excellon、ODB++([ 4 ]をリクエストする必要があります)、DXF、STEP、IPC D-356、IPC-2581、EPS、ACIS
ウィンドウズ
Unix
リナックス
図研CR-8000POSIX2020 2020年6月30日 はい はい、SI & PI、IBIS-AMI/SERDES はい en , jpEDIF、DXF、IGES、IDF、BSDL、STEP、ACIS、ガーバー、Excellon、その他 PDF、ガーバー、Excellon、ODB++([ 4 ]をリクエストする必要があります)、DXF、STEP、IPC D-356、IPC-2581、EPS、ACIS
ウィンドウズ
Unix
リナックス
RSコンポーネンツDesignSpark PCBウィンドウズ 9.0.3 2020年7月8日 はい はい、スパイス はい エンEAGLE、DXF、EDIF ガーバー、エクセロン、ODB++、DXF、IDF、PDF、LPKF
NovarmDipTracePOSIX5.2.0.4 2025年12月2日 はい 外部(Spiceネットリストエクスポート) はい 21言語 Altium、Eagle、KiCad、OrCAD、P-CAD、PADS、Gerber、N/Cドリル、DXF、BSDLピンリスト、ネットリスト Gerber、Gerber X2、Excellon、ODB++、DXF、Eagle、P-CAD、PADS、OrCAD、IPC-D-356、STEP、VRML、ピックアンドプレース、CSV、BOM
ウィンドウズ
マック
ワイン
EAGLE by Autodesk / CadSoft Computer(販売終了) POSIX9.6.2 2020年5月27日 はい ングスパイスはい エンEAGLE (XML)、ACCEL (P-CAD、Altium、Protel)、ULTIBOARD、ネットリスト、BMP、カスタム EAGLE (XML)、Protel、ネットリスト、画像、Gerber、Gerber X2、Excellon、Sieb & Meyer、HPGL、PostScript/EPS、PDF、画像、HyperLynx、IDF、カスタム 独自のユーザー言語プログラミング (ULP)
ウィンドウズ
リナックス
マック
イージーEDAPOSIX6.4.5 2020年8月19日 はい ングスパイスはい enfrdepljpruesseuazh ... Altium、EAGLE、KiCad ライブラリ、DipTrace、LTspice .asc/.asy ファイル、JSON、Spice PDF、PNG、SVG、JSON、Gerber、Excellon、ピックアンドプレース CSV ファイル、CSV 形式のドリルチャート、部品表 CSV ファイル、Altium ネットリスト、FreePCB ネットリスト、PADS レイアウト ネットリスト、Spice ネットリスト。 JSON
ウィンドウズ
リナックス
マック
ChromeOSをWebアプリケーションとして
フラックス 該当なし 2025 はい ングスパイスはい エンEAGLE/KiCad ライブラリ、Altium/Allegro 回路図、DXF、SVG、STEP など。 Gerber、IPC-2581C、ODB++、EDIF ネットリスト、D356 ネットリスト、JEP30、ピックアンドプレース CSV ファイル、CSV 形式のドリルチャート、部品表 CSV ファイル。 タイプスクリプト
ChromeOSをWebアプリケーションとして
ナショナルインスツルメンツNI UltiboardMultisimウィンドウズ 14.2 [ 5 ]2019年5月19日 はい はい はい エンMS*、MP*、EWB、Spice、OrCAD、UltiCap、Protel、Gerber、DXF、Ultiboard 4&5、Calay BOM、ガーバー、Excellon、IGES(3D)、DXF(2Dおよび3D)、SVG
ウェブアプリケーション[ 6 ]
オルキャドウィンドウズ 17.4 - 22.1 2022年10月20日 はい はい はい エンEAGLE、PADS、Altium、STEP、DXF、IDF、IDX、OrCAD SDT、OrCAD Layout、OrCAD PDF、ガーバー、ガーバーX2、Excellonドリル/ルート、ネットリスト、ODB++、DXF、IDF、IDX、STEP、3D PDF、IPC2581 Tcl/TK、SKILL(Lisp)
Labcenter Electronics Ltd の Proteusウィンドウズ 8.17 2023年12月11日 はい はい はい エンガーバー、BMP、DXF PDF、Gerber、GerberX2、Excellon、ODB++、DXF、IDF、PKP、テストポイント ファイル、メタファイル、BMP。 内部スクリプト
WestDev Ltd による Pulsonixウィンドウズ 12.5 2023 はい はい はい エンAllegro、Altium、CadStar、EAGLE、OrCAD、PADS、P-CAD、Protel、Gerber、STEP、DXF、IDFなど Gerber、Gerber X2、Excellon、ODB++、IPC-2581、PDF、DXF、STEP、IDF、BOMなど 独自言語、ActiveX
ワイン
ターゲット3001!ウィンドウズ 33.4 2025年4月9日 はい はい はい endefrEAGLE、DXF、ガーバー、ガーバー、Excellon、BMP、CXF、STEP 3D ODB++、Gerber、Gerber X2、Excellon、EAGLE、HPGL、G-Code(ミリング)、CXF、STEP 3D、Excel BOM、Pick&Place、GenCAD、FABmaster、IPC D-356、テストポイント、ネットリスト、OBJPOV-Ray、PDF パッケージ生成スクリプト、BOMスクリプト、印刷およびPDF生成スクリプト、3Dスクリプト
ワイン
ティナウィンドウズ 12.0 2019-12 はい はい はい 23言語(endefres、その他19言語) VHDLVerilogVerilog-A、およびVerilog-AMSVHDLVerilogVerilog-A、およびVerilog-AMS
リナックス
macOS
アンドロイド
アップバーターPOSIX該当なし 2019年5月10日 はい いいえ はい エンAltium、PDF、OpenJSON、EAGLE PDF、ガーバー、Excellon、ネットリスト、PADSレイアウトネットリスト、ピックアンドプレースCSV、高解像度PNG、CSV形式のドリルチャート、CSV形式の全部品リスト
ウィンドウズ
ウェブアプリケーション
オートデスク123D回路POSIX該当なし はい、+ブレッドボード はい はい エンイーグル ガーバー
ウィンドウズ
ウェブアプリケーション
アプリケーションと開発者 プラットフォーム 最新リリース 回路図シミュレーションPCB編集? ユーザーインターフェース言語 輸入品 輸出 スクリプトサポート
バージョン日付

フリーソフトウェアとオープンソースソフトウェアのEDAツールの比較

IC設計用の無料オープンソースソフトウェアEDAバンドル

フリーでオープンソース(FOSS)なEDAソフトウェアバンドルは、主にDARPAGoogleのopenROADプロジェクトのおかげで、現在急速に開発が進められています。OpenROADプロジェクトは、高位合成からレイアウト生成まで、包括的なツールスタックを提供しています[ 7 ]。 このフローには、論理合成用のYosys、物理合成用のOpenLaneが含まれており、SkyWater 130 nm PDKをターゲットとしています。このフローは現在、Googleで設計を無償製造のために提出するために利用されています[ 8 ] [ 9 ] 。

高位合成用の無料オープンソースソフトウェア

高位合成ソフトウェアは、一般的に特定用途向け集積回路(ASIC)とフィールドプログラマブルゲートアレイ(FPGA)の両方の設計に使用できます。ほとんどの高位合成ソフトウェアは、 VHDLVerilogなどの主流のハードウェア記述言語(HDL)で記述されたコードの編集と検証に使用されます。一方、より抽象度の高いツールもあり、 ChiselSpinalHDLなどの言語からHDLコードを合成できます。これらの言語の抽象度が高いため、 HDLコードの形式検証が可能です。 [ 10 ] [ 11 ]

名前建築ライセンスコメント
GHDLLinuxMacGPL-2.0以降VHDLアナライザ、コンパイラ、シミュレータ。[ 12 ]
イカロス Verilog*BSDLinuxMacGPL-2.0以降Verilogシミュレータ
ベリレーターポシックスLGPL-3.0のみまたはArtistic-2.0Verilatorは、最速の無料Verilog HDLシミュレータです。合成可能なVerilogを、2ステート合成(ゼロ遅延)セマンティクスに従って、サイクルアキュレートなC++またはSystemCコードにコンパイルします。ウェブサイトに掲載されているベンチマークによると、 ModelSim、NC-Verilog、VCSなどの市販のイベントドリブンシミュレータよりも数倍高速ですが、Carbon ModelStudioやARC VTOCなどの市販のサイクルアキュレートなモデリングツールほど高速ではありません。

開発者別リスト

電気工学ソフトウェアの一覧[ 13 ] [ 14 ]
ソフトウェア開発者オペレーティングシステム/ライセンス
アドバンスドデザインシステム(ADS)キーサイト・テクノロジーズウィンドウズ、リナックス
Altium Designer (Altium Develop および Altium Agile に含まれる)アルティウム・リミテッドウィンドウズ
ANSYSエレクトロニクスアンシスウィンドウズ、リナックス
ANSYS HFSSアンシスウィンドウズ
ANSYS マクスウェルアンシスウィンドウズ、リナックス
AutoCAD – 電気オートデスクウィンドウズ
CST スタジオ スイートシムリアウィンドウズ、リナックス
イーグルオートデスクWindows、macOS、Linux
EMTP-RVATPDrawウィンドウズ
EMTPワークスEMTPワークスウィンドウズ
電気過渡解析プログラムETAP/オペレーションテクノロジー株式会社ウィンドウズ
フリーCADFreeCADコミュニティWindows、macOS、Linux
無料PCBFreePCBコミュニティウィンドウズ
gEDAgEDAプロジェクトWindows、macOS、Linux
KテックラボKTechLab開発者Windows、macOS、Linux
リブレPCBLibrePCBチームWindows、macOS、Linux
極めて汎用的な回路シミュレータ(QUCS)Qucs開発者Windows、macOS、Linux
キキャドKiCad開発者Windows、macOS、Linux
ラボビューナショナルインスツルメンツWindows、macOS、Linux
LTスパイスリニアテクノロジーウィンドウズ
NI マルチシムナショナルインスツルメンツ エレクトロニクス ワークベンチ グループウィンドウズ
NL5回路シミュレータニューウェーブ楽器ウィンドウズ
オルキャドケイデンス・デザイン・システムズウィンドウズ
パワーエシムパワーインテグレーションウェブアプリケーション
PSIMパワーシム株式会社ウィンドウズ
PSpiceケイデンス・デザイン・システムズウィンドウズ
エンジニアリング向け電力システムシミュレータシーメンス・エナジーウィンドウズ
セイバーRDシノプシスウィンドウズ
シミュリンクマスワークスWindows、macOS、Linux
シンクロトレースロシュエンジニアリングLLCウィンドウズ
ティナデザインソフトウィンドウズ
Xサーキットティム・エドワーズWindows、macOS、Linux

IC物理合成およびレイアウト用のオープンソースソフトウェア

このリストには回路図エディタやシミュレータは含まれていません。デバイス モデルが使用可能であれば、これらは一般に集積回路 (IC) とプリント回路基板 (PCB) の両方に使用できるためです。

名前建築ライセンスオートルーターコメント
電気*BSDJavaGPL-3.0以降はいあらゆるレベルでの接続性を備えたVLSI回路設計ツール。回路図入力やPCB設計にも使用できます。2017年からメンテナンスモードです。
魔法リナックスBSDライセンスいいえ非常に大規模な統合レイアウトツール

回路図編集およびアナログ/ミックス信号シミュレーション用のオープンソースソフトウェア

名前建築ライセンスコメント
グヌキャップ任意 (C++11)GPL-3.0以降ミックスドシグナル回路シミュレータ
KテックラボリナックスGPLKTechLabは回路図キャプチャおよびシミュレータです。アナログ部品や小型デジタルプロセッサのミックスドシグナルシミュレーションに特化しています。
ングスパイスLinuxSolarisMacNetBSDFreeBSDWindowsBSD-3条項スパイス+ XSPICE + サイダー
オレガノGPL-2.0以降回路図キャプチャ + スパイスシミュレーション
極めて汎用的な回路シミュレータ(QUCS)LinuxSolarisMacNetBSDFreeBSDWindowsGPL-2.0以降回路図キャプチャ+ Verilog + VHDL + シミュレーション。Qucs -SフォークはSPICEバックエンドNgspice、Xyce、SpiceOpusをサポートします。
XサーキットUnixGPLネットリストを作成し、高品質の図面を公開するために使用されます。

PCB設計用のオープンソースソフトウェア

名前建築ライセンスオートルーター輸入品輸出スクリプトサポートコメント
アトピールLinux、Mac、WindowsMITライセンスいいえ-ガーバー、BOMパイソンハードウェアエンジニアがプログラミング感覚で電子回路やPCBを設計できるコードベースのEDAツール。ハードウェア設計仕様をコードに直接統合することで、インテリジェントな設計キャプチャ、バージョン管理、継続的インテグレーションを実現します。[ 15 ]
無料PCBウィンドウズGPLはい-ガーバーいいえMicrosoft Windows用のプリント基板設計プログラム。FreePCBは、最大16層の銅箔層(メートル法米国慣用単位の両方に対応)に対応し、設計をガーバー形式でエクスポートできます。FreeRouting [ 16 ]オートルーターとFpcROUTE Specctra DSN設計ファイルトランスレータを 使用することで、基板の一部または全体を自動配線できます。
フリッツィングWindowsMacLinuxGPL-3.0以降はいgEDAシンボル、KiCadシンボル、SVGガーバー、DIYエッチング、BOM、SVG、PDF、EPSいいえプロトボードビュー、回路図ビュー、PCBビュー、コード(ファームウェア)ビュー。カスタマイズ可能なデザインルールチェッカーを搭載。ArduinoやRaspberry Piシールドなど、一般的な形状のボードに対応スプライン曲線のトレースが可能。レイヤーは上下2層のみ。ガーバーデータを出力します。
gEDA*BSDLinuxMacGPL-2.0以降はいgschem ネットリスト、背景として画像ガーバー、エクセロン、SVG、PDF、EPS、PNG、GIF、JPEG、スペクトラ、XYRS狡猾さ(計画)回路図、シミュレーション、PCBエディタ、ガーバービュー
キキャドLinuxMacWindowsGPL-3.0以降フリールーティングAltium、CadStar、EAGLE (XML)、P-CAD、Fabmaster、TinyCAD ネットリスト、OrCAD EDIFPDF、ガーバー、ガーバーX2、Excellon、ネットリスト、VRML2、STEP、IDFv3パイソン回路図や基板設計などのためのフルパッケージ。設計ルールチェック、ユーザー定義のシンボルとフットプリント、ガーバー/ドリルファイルの作成、グラフィカルインターフェース、活発なユーザーコミュニティ。
pcb-rnd*BSDLinuxMacWindowsGPL-2.0以降はいgschem ネットリスト、Protel Autotrax、KiCad (レガシー & s-expr レイアウト)、EAGLE (XML & v3、4、5 バイナリ レイアウト)、eeschema ネットリスト、mentor ネットリスト、TinyCad ネットリスト、Calay ネットリスト、FreePCB/easyEDA ネットリスト、LT-Spice、MUCS、Mentor Graphics Hyperlynx、イメージ (BMP、JPG、GIF、PNG)、HPGL、BXL、Specctra (DSN)、PADSGerber/ drill、SVG、PDF、EPS、PNG、GIF、JPEG、Specctra(DSN)、PADS、Protel Autotrax、KiCad(レガシーおよびs-expr)、DXF、FidocadJ、Mentor Graphics Hyperlynx、テンプレート設定可能なXYRS/BOMPython、Lua、Perl、Tcl、AWK(複数の方言)、Lisp & Scheme(複数の方言)、JavaScript、Ruby、Pascal、BASIC拡張ファイル形式のサポート、DRC、パラメトリックフットプリント、クエリ言語、バッチ処理と自動化のためのGUIおよびコマンドライン操作を 備えた回路レイアウトプログラム

参照

参考文献

  1. ^ a b c d「ADS対応プラットフォーム」 。 2017年10月15日時点のオリジナルよりアーカイブ2015年3月20日閲覧。
  2. ^ 「PathWave Advanced Design System (ADS) ソフトウェア | Keysight 。www.keysight.com
  3. ^ 「ALTIUM DESIGNER」 . ALTIUM-DOWNLOADS .
  4. ^ a b「ODB++をサポートするPCBツール」。Artwork.com。Artwork Conversion Software Inc。2011年9月25日閲覧
  5. ^ 「Multisim™ のアップグレード - National Instrumentswww.ni.com
  6. ^ 「Multisim Web App」 。 2017年4月19日時点のオリジナルよりアーカイブ2017年4月18日閲覧。
  7. ^ 「OpenROADプロジェクト、OpenROADは自律的で24時間稼働するオープンソースのレイアウト生成フロー(RTLからGDSへ)の開発と促進を目指しています」。GitHub 。 2022年9月8日閲覧
  8. ^ 「独自のチップを無料で作成します。Open MPW プログラムを使用して、独自のオープンソース デザインを無料で設計および製造します。 」
  9. ^ 「Google と共にオープン シリコンを構築する」
  10. ^ 「Chiselのオープンソース形式検証」(PDF)2022年9月8日閲覧
  11. ^ 「形式検証」 . 2022年9月8日閲覧
  12. ^ "4.0.0-dev"
  13. ^ 「電気技術者にとって最も重要なソフトウェア」 Arya College . 2024年4月5日閲覧。
  14. ^ 「電気工学ソフトウェアツールベスト50」Pannam . 2024年4月5日閲覧
  15. ^ 「atopile」 . GitHub .
  16. ^ Wirtz, Alfons (2014-03-08) [2004]. 「FreeRouting - FreeRouting.netのプリント回路基板配線ソフトウェア」 . GitHub . 2017年9月23日時点のオリジナルよりアーカイブ。 2017年9月24日閲覧
歴史的