Sparcleは、 1992年にMIT、LSIコーポレーション、サン・マイクロシステムズのコンソーシアムによって開発された実験的な32ビットマイクロプロセッサ チップです。これは、サンのSPARC RISCアーキテクチャを進化させたもので、「大規模マルチプロセッシング」向けの機能を備えています。[1]このチップはLSIによって製造されました
これらの改良点を除けば、Sparcleは目立った特徴はなく、20万個のトランジスタを搭載し、消費電力は2ワットでした。キャッシュメモリは搭載されておらず、クロック速度は40MHz未満でした。新機能は以下の通りでした。
- メモリと通信の遅延を許容し同期する機能
- きめ細かな同期をサポートする機能
- リモートプロセッサでアクションを開始し、非同期イベントに迅速に応答する機能
Sparcle はMIT の 実験用Alewifeコンピュータの構築に使用されました。
参考文献
外部リンク
- Šilc, Jurij; et al. (1999). プロセッサアーキテクチャ:データフローからスーパースカラ、そしてその先へ。Springer Science & Business Media. p. 272. ISBN 3-540-64798-82020年2月5日閲覧
- Iannucci, Robert A.; et al. (1994). マルチスレッドコンピュータアーキテクチャ:最先端技術の概説. Springer Science & Business Media. p. 163. ISBN 0-7923-9477-12020年2月5日閲覧